Модель: RateLimiter
Библиотека: Signals
Имя на уровне решателя: TSIG9
Аннотация: Модель ограничения скорости сигнала
Обозначение:
Описание модели
№ |
Обозначение порта |
Тип |
Наименование порта |
|---|---|---|---|
1 |
Port1 |
base.DOF1 |
Сигнальный входной порт |
2 |
Port2 |
base.DOF1 |
Сигнальный выходной порт |
№ |
Параметр |
Тип |
Описание |
Значение по умолч. |
|---|---|---|---|---|
1 |
VH |
base.real |
Верхний уровень скорости сигнала |
1 |
2 |
VL |
base.real |
Нижний уровень скорости сигнала |
-1 |
Результаты тестирования
www.laduga.com
Глава 1. Заданные параметры теста
Название тестируемого компонента
RateLimiter
Модуль тестируемого компонента
Signals
Дата тестирования
Thu Mar 12 18:43:18 2026
Результат
OK
Глава 2. Схема тестируемого объекта
Схема тестирования: Модель ограничения скорости сигнала (RateLimiter)
Изменение формы сигнала при параметризации элемента преобразования.
Исодный сигнал проходит через преобразователь сигнала, датчик V1 считывает
исходный сигнал, V2 - сигнал на выходе.
Исходные данные (баз):
Верхний уровень скорости сигнала: VH=1
Нижний уровень скорости сигнала: VL=-1
Пассивный уровень: VL = 0
Активный уровень: VH = 1
Начальная задержка: D = 0
Продолжительность переднего фронта импульса: FT = 1
Продолжительность вершины импульса: HT = 1
Продолжительность заднего фронта импульса: BT = 1
Продолжительность цикла: CT = 3
Время интеграции end=3
Результат: Параметр VH изменяет скорость нарастания сигнала в интервале времени,
за который исходный сигнал достигает максиального значения. Параметр VL - скорость
снижения уровня сигнала, в соответствующем интервале времени, при условии, что VL
имеет отрицательное значение.
Значения VH < 1 и VL < 1
Данные условия применимы к исходному сигналу, имеющему линейную закономерность.
Рисунок 1 - Схема теста
Глава 3. Графики результатов теста
Рисунок 2 - RateLimiter.RUN
Рисунок 3 - RateLimiter.Check